您應使用示波器。2、邏輯分析儀的特點是:a)能夠同時觀察多個信號;b)能夠查看硬件系統(tǒng)的系統(tǒng)信號;c)能夠按高低電平模式觸發(fā)多條信號線,并查看結(jié)果。邏輯分析儀與示波器的工作方式相似:用水平軸數(shù)據(jù)的時間,垂直軸數(shù)據(jù)的電壓幅度。雖然,邏輯分析儀沒有示波器那么高的電壓分辨率和事件間隔精確度,但是邏輯分析儀能夠同時捕獲并顯示多個信號,示波器卻做不到。當系統(tǒng)中的信號穿越閾值時,邏輯分析儀和您的邏輯電路具有相同的反應。所以在查看總線(微處理器的地址、數(shù)據(jù)或控制總線)的時間關系時,邏輯分析儀特別有用,它可以對微處理器總線信息解碼更有意義,更直觀的方式表示信息。當您的電路通過了參量設計階段后,對許多信號的定時關系感興趣,并且要在高低電平模式上觸發(fā)時,那么邏輯分析儀就是極好的選擇。五、邏輯分析儀的功能如前所述,絕大多數(shù)邏輯分析儀是兩種儀器的合成,部分是定時分析儀,第二部分是狀態(tài)分析儀。1.定時分析定時分析是邏輯分析儀中類似示波器的部分,它與示波器顯示信息的方式相同,水平軸時間,垂直軸電壓幅度。定時分析首先對輸入波形的采樣,然后使用用戶定義的電壓閾值,確定信號的高低電平。定時分析只能確定波形是高還是低。DigRF v4協(xié)議分析儀/訓練器找歐奧!深圳I3C協(xié)議分析儀售價
簡單觸發(fā)示例:請看下面顯示的“D”觸發(fā)器,在正值的時鐘沿出現(xiàn)之前,“D”輸入上的數(shù)據(jù)是無效的。因此,時鐘輸入為上限時,觸發(fā)器的狀態(tài)才有效。圖8D觸發(fā)器現(xiàn)在,假設我們有并行的八個此類觸發(fā)器。如下所示,這八個觸發(fā)器都連接到同一時鐘信號。圖9接收器當時鐘線上出現(xiàn)高電平時,所有這八個觸發(fā)器都會在其“D”輸入處采集數(shù)據(jù)。此外,每次時鐘線上出現(xiàn)正電平時都會發(fā)生有效狀態(tài)。下面的簡單觸發(fā)指示分析儀在時鐘線上出現(xiàn)高電平時在D0-D7這幾條上收集數(shù)據(jù)。圖10總線收集的數(shù)據(jù)高級觸發(fā)示例:假設想查看地址值為406F6時內(nèi)存中存儲了哪些數(shù)據(jù)。對高級觸發(fā)進行配置,以在地址總線上查找碼型406F6(十六進制)以及在RD(內(nèi)存讀。⿻r鐘線上查找高電平。圖11高級觸發(fā)設置在配置EdgeAndPatterntrigger(時鐘沿和碼型觸發(fā))對話框時,嘗試將該操作看作是構(gòu)造從左向右讀取的句子。Pod、通道和時間標簽存儲Pod和通道的命名約定:Pod是一組邏輯分析儀通道的組合,共有17個通道,其中數(shù)據(jù)16個通道,時鐘1個通道。邏輯分析儀的通道數(shù)是Pod數(shù)的倍數(shù)關系。34通道的邏輯分析儀對應兩個Pod,68通道邏輯分析儀對應4個Pod,136通道邏輯分析儀對應8個Pod。對于模塊化的邏輯分析儀。深圳I3C協(xié)議分析儀費用SPMl邏輯分析儀/訓練器找歐奧!
結(jié)果見圖3,在“start”條件后,在SCL的8個連續(xù)脈沖的高電平處,SDA對應的信號為10100010,即0xA2,第9個脈沖高電平處為0,是ACK標志。以上簡單介紹了用邏輯分析儀進行I2C分析的過程,可以看到操作起來非常簡單。下面再介紹利用邏輯分析儀采樣三相交流電機驅(qū)動器的6路PWM波形。硬件連接1.?先將邏輯分析儀的GND與目標板的GND連接,讓二者共地,見圖5。2.?選擇需要采樣的信號,這里就是單片機6路PWM波形的輸出引腳,將其接入邏輯分析儀的通道1(Input1)至通道6(Input6),并且把通道的名字改為Utop、Ubottom、Vtop、Vbottom、Wtop、WBottom,分別三路輸出的上下橋臂。3.?將邏輯分析儀和電腦USB口連接,windows會識別該設備,并在屏幕右下角顯示USB設備標識。軟件使用1.?運行Saleae軟件,此時邏輯分析儀的硬件已經(jīng)與電腦相連,軟件會顯示[Connected]。2.?設置采樣數(shù)量和速度,PWM的頻率為15kHz,這里設置為2MSamples@4MHz的速度。3.?設置觸發(fā)條件,默認“----”就可以了。4.?按“start”按鈕,開始采樣。數(shù)據(jù)分析采樣結(jié)束后。歐奧電子是Prodigy在中國區(qū)的官方授權合作伙伴,ProdigyMPHY,UniPro,UFS總線協(xié)議分析儀測試解決方案不會收到EAR進出口方面的管制。
多總線上的數(shù)據(jù)有效窗口小于總線時間周期的一半。要精確采集總線上的數(shù)據(jù),需符合以下條件:邏輯分析儀的建立/保持時間必須在數(shù)據(jù)有效窗口內(nèi)。圖12有效采集窗口由于與總線時鐘有關的數(shù)據(jù)有效窗口的位置根據(jù)總線類型的不同而有所變化,因此邏輯分析儀的建立/保持窗口的位置在數(shù)據(jù)有效窗口中必須是可調(diào)整的(相對于采樣時鐘,且具有較高分辨率)。例如:圖13調(diào)整采樣位置為了將建立/保持窗口(采樣位置)放置在數(shù)據(jù)有效窗口內(nèi),邏輯分析儀可在每次采樣輸入時調(diào)整延遲(以定位每個通道的建立/保持窗口)。如果可以在單個通道上調(diào)整采樣位置,可以使邏輯分析儀的建立/保持窗口變小,因為可以校準由探頭電纜和邏輯分析儀的內(nèi)部電路板跟蹤引起的偏移效應,而且還可以看到邏輯分析儀的內(nèi)部采樣電路的建立/保持要求。但是,手動定位每個通道的建立/保持窗口需要花費量時間。對于被測設備中的每個信號和每個邏輯分析儀通道來說,必須測量與總線時鐘(帶有示波器)相關的數(shù)據(jù)有效窗口,重復定位建立/保持窗口并運行測量以查看邏輯分析儀是否正確采集數(shù)據(jù),后再將建立/保持窗口定位在錯誤采集數(shù)據(jù)的位置之間。使用具有眼定位(eyefinder)功能的邏輯分析儀,在手動調(diào)整。邏輯分析儀哪家強?歐奧強!
邏輯分析儀基礎邏輯分析儀是一種類似于示波器的波形測試設備,它可以監(jiān)測硬件電路工作時的邏輯電平(高或低),并加以存儲,用圖形的方式直觀地表達出來,便于用戶檢測和分析電路設計(硬件設計和軟件設計)中的錯誤。邏輯分析儀是設計中不可缺少的電子測試設備,通過它可以迅速地定位錯誤、解決問題、達到事半功倍的效果。一、邏輯分析儀的產(chǎn)生和發(fā)展20世紀70年代初研制出微處理器,出現(xiàn)4位和8位總線,傳統(tǒng)示波器的雙通道輸入無法滿足8bit的觀察。微處理器和存儲器的測試需要不同于時域和頻域儀器,所以數(shù)域測試儀器應運而生。當時的HP公司推出狀態(tài)分析儀和Biomation公司推出定時分析儀(兩者初很不相同)之后不久,用戶開始接受這種數(shù)域測試儀器作為終解決數(shù)字電路測試的手段,不久狀態(tài)分析儀與定時分析儀合并成邏輯分析儀。20世紀80年代后期,邏輯分析儀變得更加復雜,使用起來也更加困難。例如,引入多電平樹形觸發(fā),以應付條件語句如IF、THEN、ELSE等復雜事件。這類組合觸發(fā)必然更加靈活,同時對大多數(shù)用戶來說就不是那樣容易掌握了。邏輯分析儀的基本發(fā)展趨勢是計算機與儀器的不斷融合。在PC機平臺上使用Windows,只要給定正確的軟件和相關工具。SMBus邏輯分析儀/協(xié)議訓練器找歐奧!深圳USB協(xié)議分析儀收費
eMMC邏輯分析儀/訓練器廠家找歐奧!深圳I3C協(xié)議分析儀售價
而在另一端落下。換句話說,由于邏輯分析儀內(nèi)存的深度(樣本數(shù)量)有限,因此每當采集新樣本時,如果內(nèi)存已滿,將會刪除內(nèi)存中現(xiàn)有的舊的樣本。如下圖所示。圖20邏輯分析儀觸發(fā)的傳送帶類比邏輯分析儀觸發(fā)就像是放置在傳送帶(上面放置有多個箱子)起始位置上的箱子一樣。它們的任務是“查找特殊的箱子,并在該箱子到達傳送帶的某一特定位置時停止運行傳送帶”。在此類比中,特殊的箱子就是觸發(fā)。邏輯分析儀檢測到與觸發(fā)條件相匹配的樣本后,就表示當觸發(fā)位于內(nèi)存中的適當位置時應停止繼續(xù)采集樣本。觸發(fā)在內(nèi)存中的位置被稱為觸發(fā)位置。通常,觸發(fā)位置被設置在中間,以便使觸發(fā)前后出現(xiàn)的樣本的數(shù)量不超出內(nèi)存范圍。不過,也可以將觸發(fā)位置設置在內(nèi)存中的任意位置。由于邏輯分析儀觸發(fā)提供了量功能,因此下表將對本文中介紹的功能進行簡要概述。該表將對這些功能進行逐一描述。表1邏輯分析儀觸發(fā)功能摘要觸發(fā)序列:雖然邏輯分析儀觸發(fā)通常很簡單,但它們卻需要復雜的程序。例如,可能想在某一信號的上升沿后跟另一信號的上升沿時觸發(fā)。這意味著邏輯分析器必須在開始尋找下一個上升沿之前找到個上升沿。由于擁有一個可查找觸發(fā)的步驟序列,因此它被稱為觸發(fā)序列。深圳I3C協(xié)議分析儀售價