我們會找到信號與上升的Vref值交叉的位置。如果Vref升至足夠高,信號的頂部軌跡將通過Vref,我們便會看到眼的頂端。再將Vref升高一點會導(dǎo)致Vcomp保持在Vlo,表示信號不會升至該電之,將Vref移至零以下會看到眼的下半部。eyescan/eyefinder顯示窗口會在每個信號的eyescan圖下方顯示eyefinder交疊部分,以此顯示eyefinder與eyescan之間的這一關(guān)系。通過在eyescan圖中將Vth水平線向上和向下移動,可以獲得距離眼中心該偏移量位置處的eyefinder視圖。無論用戶界面中的閾值如何設(shè)置,邏輯分析儀的差分輸入將始終應(yīng)用于接收器。這意味著可通過將電壓閾值手動設(shè)置為非零值允許在差分對中使用公共模式電壓。如果信號擺幅中心與地線差距于100mV,eyescan將自動執(zhí)行此操作。邏輯分析儀的觸發(fā)設(shè)置邏輯分析儀觸發(fā)非常困難,而且還需花費量時間。假設(shè)如果知道如何編程,則應(yīng)該可以毫不費力地設(shè)置邏輯分析儀觸發(fā)。然而,這是不可能的,因為許多概念對邏輯分析來說都是的。本節(jié)的目的就是介紹這些主要概念及如何有效地使用它們。傳送帶類比:我們可以將邏輯分析儀的內(nèi)存比作一條很長的傳送帶,而從被測設(shè)備(DUT)獲取的樣本就像是傳送帶上的箱子。新的箱子被放置在傳送帶一端。SDIO協(xié)議分析儀/訓(xùn)練器找歐奧!長沙SDIO協(xié)議分析儀收費
DDR3/DDR4,USBtypeC等高速協(xié)議抓取和分析的服務(wù)。這種類型的時鐘計時會使邏輯分析儀中的數(shù)據(jù)采樣與被測設(shè)備中的時鐘異步。具體來講:定時分析儀適用于顯示信號活動“相當(dāng)于其他信號”“何時”發(fā)生。定時分析儀側(cè)重于查看各個信號之間的時序關(guān)系,而不是與被測設(shè)備中控制執(zhí)行的信號之間的時序關(guān)系。這就是為什么定時分析儀可以對與被測設(shè)備時鐘信號“不同步”或異步的數(shù)據(jù)進(jìn)行采樣。在定時采集模式下,邏輯分析儀的工作是對輸入波形進(jìn)行采樣,從而確定它們是高電平還是低電平。為了確定高低,邏輯分析儀會將輸入信號的電壓電平與用戶定義的電壓閾值進(jìn)行比較。如果采樣時信號高于閾值,則分析儀將信號顯示為1或高。同樣,低于閾值的信號將顯示為0或低。下圖闡釋了當(dāng)正弦波跨過閾值電平時邏輯分析儀對其進(jìn)行采樣的情況。圖2定時分析采集原理采集之后采樣點被存儲在內(nèi)存中,并用于重建方形數(shù)字波形。這種要使一切變成方形的處理方式似乎會限制定時分析儀的用處。不過定時分析儀本來也不是打算用作參數(shù)儀器的。若要查看信號的上升時間,可以使用示波器。若需校驗幾個或幾百個信號之間的時序關(guān)系,對其同時進(jìn)行查看,則定時分析儀才是正確的選擇。北京I3C協(xié)議分析儀找哪家數(shù)字分析儀哪家強(qiáng)?歐奧強(qiáng)!
對于分析高速并行總線就不能勝任了。更進(jìn)一步的設(shè)計,需要增加FPGA、SRAM等器件,才能解決速度不夠和通道數(shù)量不足的問題。圖2圖3圖4下面就以Saleae邏輯分析儀為例,通過采樣分析I2C總線波形和PWM波形,簡單介紹它的特點和使用方法。先介紹用邏輯分析儀采樣單片機(jī)對I2C器件AT24C16的寫數(shù)據(jù)過程。硬件連接先將邏輯分析儀的GND與目標(biāo)板的GND連接,讓二者共地。2.選擇需要采樣的信號,這里就是AT24C16的SDA和SCL,將SDA接入邏輯分析儀的通道1(Input1),SCL接入通道1(Input2)。3.將邏輯分析儀和電腦USB口連接,windows會識別該設(shè)備,并在屏幕右下角顯示USB設(shè)備標(biāo)識。軟件使用運行Saleae軟件,此時邏輯分析儀的硬件已經(jīng)與電腦相連,軟件會顯示[Connected]。2.設(shè)置采樣數(shù)量和速度,I2C為低速通信,所以速度設(shè)置不必太高,這里設(shè)置為20MSamples@4MHz的速度,也就是能持續(xù)采樣5秒鐘。3.設(shè)置協(xié)議,點右上角的“Options”按鈕,找到analyzer1,設(shè)置為I2C協(xié)議,詳見圖1。4.按“Start”按鈕,開始采樣。圖5圖6數(shù)據(jù)分析采樣結(jié)束后,可以看到波形,見圖2。由于我們設(shè)置了是I2C分析,因此不光顯示出波形,還有根據(jù)I2C協(xié)議解碼顯示的字節(jié)內(nèi)容。單片機(jī)對AT24C16進(jìn)行寫入操作。
單片機(jī)開發(fā)工程師和電子愛好者,每天都要和各種各樣的數(shù)字電路打交道。在制作調(diào)試電路時除了使用萬用表、示波器等工具,邏輯分析儀也是必不可少的。邏輯分析儀是利用時鐘從測試設(shè)備上采集和顯示數(shù)字信號的儀器,主要的作用在于時序判定。邏輯分析儀與示波器不同,它不能顯示連續(xù)的模擬量波形,而只顯示高低兩種電平狀態(tài)(邏輯1和0)。在設(shè)置了參考電壓后,邏輯分析儀將采集到的信號與電壓比較器比較,高于參考電壓的為邏輯1,低于參考電壓的為邏輯0。這樣就可以將被測信號以時間順序顯示為連續(xù)的高低電平波形,便于使用者進(jìn)行分析和調(diào)試。使用邏輯分析儀,可以方便地設(shè)置信號觸發(fā)條件開始采樣,分析多路信號的時序,捕獲信號的干擾毛刺,也可以按照規(guī)則對電平序列進(jìn)行解碼,完成通信協(xié)議分析。圖1邏輯分析儀根據(jù)其硬件設(shè)備的功能和復(fù)雜程度,主要分為式(單機(jī)型)邏輯分析儀和基于電腦(PC-Base)的虛擬邏輯分析儀兩大類。式邏輯分析儀是將所有的軟件,硬件整合在一臺儀器中,使用方便。虛擬邏輯分析儀則需要結(jié)合電腦使用,利用PC強(qiáng)大的計算和顯示功能,完成數(shù)據(jù)處理和顯示等工作。專業(yè)邏輯分析儀,通常具有數(shù)量眾多的采樣通道,超快的采樣速度和大容量的存儲深度。eMMC邏輯分析儀/訓(xùn)練器廠家就找歐奧!
簡單觸發(fā)示例:請看下面顯示的“D”觸發(fā)器,在正值的時鐘沿出現(xiàn)之前,“D”輸入上的數(shù)據(jù)是無效的。因此,時鐘輸入為上限時,觸發(fā)器的狀態(tài)才有效。圖8D觸發(fā)器現(xiàn)在,假設(shè)我們有并行的八個此類觸發(fā)器。如下所示,這八個觸發(fā)器都連接到同一時鐘信號。圖9接收器當(dāng)時鐘線上出現(xiàn)高電平時,所有這八個觸發(fā)器都會在其“D”輸入處采集數(shù)據(jù)。此外,每次時鐘線上出現(xiàn)正電平時都會發(fā)生有效狀態(tài)。下面的簡單觸發(fā)指示分析儀在時鐘線上出現(xiàn)高電平時在D0-D7這幾條上收集數(shù)據(jù)。圖10總線收集的數(shù)據(jù)高級觸發(fā)示例:假設(shè)想查看地址值為406F6時內(nèi)存中存儲了哪些數(shù)據(jù)。對高級觸發(fā)進(jìn)行配置,以在地址總線上查找碼型406F6(十六進(jìn)制)以及在RD(內(nèi)存讀?。r鐘線上查找高電平。圖11高級觸發(fā)設(shè)置在配置EdgeAndPatterntrigger(時鐘沿和碼型觸發(fā))對話框時,嘗試將該操作看作是構(gòu)造從左向右讀取的句子。Pod、通道和時間標(biāo)簽存儲Pod和通道的命名約定:Pod是一組邏輯分析儀通道的組合,共有17個通道,其中數(shù)據(jù)16個通道,時鐘1個通道。邏輯分析儀的通道數(shù)是Pod數(shù)的倍數(shù)關(guān)系。34通道的邏輯分析儀對應(yīng)兩個Pod,68通道邏輯分析儀對應(yīng)4個Pod,136通道邏輯分析儀對應(yīng)8個Pod。對于模塊化的邏輯分析儀。UFS邏輯分析儀/訓(xùn)練器找歐奧!佛山SDIO協(xié)議分析儀收費
PCle Gen 4邏輯分析儀/訓(xùn)練器找歐奧!長沙SDIO協(xié)議分析儀收費
圖5邊沿觸發(fā)跳變定時:在Transitional/Storequalified(跳變/存儲限定)定時模式中,定時分析儀將定期對數(shù)據(jù)進(jìn)行采樣,但只有當(dāng)閾電壓電平中存在信號轉(zhuǎn)變時才存儲數(shù)據(jù)。每當(dāng)定義的總線/信號(未排除的)中的任何位發(fā)生轉(zhuǎn)變時,都要存儲所有通道上的數(shù)據(jù)。為每個存儲數(shù)據(jù)樣本存儲一個時間標(biāo)簽,這樣稍后就可以重新構(gòu)建和顯示測量。通常,各個采樣點不會發(fā)生轉(zhuǎn)變。下面將用時間標(biāo)簽2、5、7和14來舉例說明。當(dāng)確實發(fā)生轉(zhuǎn)變時,為每個轉(zhuǎn)變存儲兩個樣本。因此,存儲1K的轉(zhuǎn)變,就會帶有2K內(nèi)存的樣本。必須去除一個起始點必需的轉(zhuǎn)變才能使存儲的小轉(zhuǎn)變量達(dá)到1023。如果轉(zhuǎn)變發(fā)生的速率很快,例如每個采樣點都有一個轉(zhuǎn)變,那么如下圖中的時間標(biāo)簽17至21所示,只為每個轉(zhuǎn)變存儲一個樣本。如果整個跟蹤過程始終保持這種狀況,那么存儲的轉(zhuǎn)變數(shù)量為2K樣本。此外,必須去除起始點樣本,這樣才能使存儲的跳變量不超過2047。圖6跳變定時的數(shù)據(jù)存儲多數(shù)情況下,當(dāng)小轉(zhuǎn)變量和轉(zhuǎn)變量都存在時會存儲跳變時序跟蹤。因此,在此例中存儲的實際轉(zhuǎn)變量將在1023和2047之間。跳變定時注意事項:檢測到時鐘沿時,在分配給定時分析儀的所有通道中存儲兩個樣本。長沙SDIO協(xié)議分析儀收費